
Tổng quan
62485_62758
- LVD thành chuyển đổi LVCMOS
- Đầu vào 4CHS LVDS
595Mbps/ch
LVDS Input Skew Margin ± 400ps - Đầu ra song song LVCMOS
28bit/pixel
Đồng hồ Freq 15 đến 85 MHz tại 33V
Dựa trên cạnh rơi - Nguồn điện: 33V
*25 đến 30V có sẵn dưới 70mpixel /giây - Gói: TSSOP56
*PIN Tương thích với thc63lvdf84a - Nhiệt độ hoạt động: -10 đến 70 ℃
- Đề xuất TX:
xem kèo bóng
xem bóng đá kèo nhà cái đá - Khuyến nghị Thúc đẩy phần thay thế
xem kèo bóng
Chuyển đến Câu hỏi thường gặp cho sản phẩm này
Mua mẫu
Tải xuống tài liệu
-
Bảng dữ liệu
-
Mô hình IBIS